职位描述
岗位职责:
1.基于现有自动化版图平台,负责参数化无源器件版图(PCell / PyCell)的开发与维护,覆盖常用射频/模拟器件库(如电容、电感、传输线、MOM、螺旋电感、跨指电容等)。
2.根据射频模块设计需求,抽象器件结构参数与版图生成逻辑,确保自动生成的版图满足设计性能要求(对称性、匹配性、寄生控制、耦合隔离、护环、电源/接地规划等)。
3.配合版图与DRC验证流程,对器件级PCell进行DRC/LVS校验,确保生成结构符合Foundry工艺规则.
4.能够理解并分析DRC/LVS校验报错,定位问题并优化PCell生成逻辑。
5.负责编写开发文档,维护参数化器件的使用说明、接口规范与维护手册。
6.必要时可在客户现场进行定制器件参数化开发与交付支持。
任职要求:
1.微电子、电子工程、通信工程等相关专业背景,具备射频/模拟版图基础知识,理解PA/LNA/VCO/Mixer等模块的版图结构与电性诉求。
2.熟练使用 Cadence Virtuoso Layout,具备 SKILL语言开发经验,能够独立进行PCell器件开发。
3.掌握 Python 语言,能够独立进行 PyCell 器件开发。
4.熟悉 DRC/LVS验证流程,能够独立定位校验错误并进行问题分析与修复。
5.具备良好的代码工程化意识,熟悉 模块化、函数化设计与版本管理(Git)。
6.具有 FinFET工艺 相关版图设计或验证经验,理解先进工艺节点与成熟工艺在器件版图上的差异。
7.英文阅读能力良好,能够阅读Foundry文档与PDK规则说明。
加分项优先考虑:
1.拥有完整 PCell/PyCell模块开发案例 或自研器件库经验,可展示项目成果。
2.能阅读并理解工艺厂 PDK / Techfile / DRC Deck / LVS Deck 文件,并具备基础修改能力。
3.有国内EDA平台及配套PDK 使用经验或 Know-How。